Презентации

Торгашин Геннадий Владимирович

Эта страница содержит презентации по различным дисциплинам, прподаваемым мною

Скачать:

Предварительный просмотр:


Подписи к слайдам:

Слайд 1

ОЗУ как информационный буфер Торгашин Г.В. Борисоглебский индустриальный техникум

Слайд 2

Объединение микросхем памяти для увеличения разрядности шины данных

Слайд 3

Объединение микросхем памяти для увеличения разрядности шины адреса

Слайд 4

Однонаправленный буфер типа FIFO

Слайд 5

Двунаправленный буфер типа LIFO

Слайд 6

Передающий буфер с непрерывным режимом работы

Слайд 7

Увеличение частоты чтения информации

Слайд 8

Увеличение частоты записи информации

Слайд 9

Энергонезависимая оперативная память


Предварительный просмотр:


Подписи к слайдам:

Слайд 1

ПЗУ Торгашин Г.В. Борисоглебский индустриальный техникум

Слайд 2

Примеры микросхем ППЗУ отечественного производства

Слайд 3

Уменьшение количества адресных разрядов ПЗУ

Слайд 4

Увеличение количества адресных разрядов ПЗУ с помощью дешифратора

Слайд 5

Пример комбинационной схемы

Слайд 6

Включение ПЗУ для замены комбинационной схемы

Слайд 7

Методы синхронизации выходных сигналов ПЗУ с помощью сигнала CS (а) и выходного регистра (б)

Слайд 8

Вычислитель квадратов входных чисел

Слайд 9

Адрес 0 1 2 3 4 5 6 7 8 9 A B C D E F 00 00 01 04 09 10 19 24 31 40 51 64 79 90 A9 C4 E1 10 XX XX XX XX XX XX XX XX XX XX XX XX XX XX XX XX Карта прошивки ПЗУ-вычислителя квадратов

Слайд 10

Дешифратор знакового семисегментного индикатора на ПЗУ

Слайд 11

Адрес 0 1 2 3 4 5 6 7 8 9 A B C D E F 00 40 79 24 30 19 12 02 78 00 10 08 03 46 21 06 0E 10 XX XX XX XX XX XX XX XX XX XX XX XX XX XX XX XX Карта прошивки ПЗУ для дешифратора знакового индикатора


Предварительный просмотр:


Подписи к слайдам:

Слайд 1

Полупроводниковая память ЭВМ Торгашин Г.В. Борисоглебский индустриальный техникум

Слайд 2

Иерархический принцип построения ЗУ

Слайд 3

Информационный объём

Слайд 5

Запоминающий элемент статического биполярного ОЗУ

Слайд 6

Запоминающий элемент динамического ОЗУ на МОП-транзисторах

Слайд 7

Запоминающий элемент ПЗУ на биполярном транзисторе

Слайд 8

Структурная схема статического ОЗУ с матричным накопителем

Слайд 9

Функциональные обозначения статических ОЗУ

Слайд 10

Структурная схема динамического ОЗУ с матричным накопителем

Слайд 11

Функциональные обозначения динамических ОЗУ


Предварительный просмотр:


Подписи к слайдам:

Слайд 1

Применение ПЗУ

Слайд 2

Блок-схема генератора последовательности выходных сигналов

Слайд 3

Временная диаграмма формируемых выходных сигналов

Слайд 4

Первый вариант схемы генератора последовательности сигналов на ПЗУ

Слайд 5

Карта прошивки ПЗУ генератора последовательности сигналов Такт (адрес) Вых.6 Вых.5 Вых.4 Вых.3 Вых.2 Вых.1 Вых.0 Код (данные) 0 0 0 1 1 1 1 1 1F 1 0 0 1 0 1 1 1 17 2 0 0 1 0 1 1 0 16 3 0 0 1 0 1 1 0 16 4 0 0 0 0 1 0 0 04

Слайд 6

Второй вариант схемы генератора последовательности с 4-разрядным синхронным счетчиком ИЕ7

Слайд 7

Карта прошивки ПЗУ Адрес 0 1 2 3 4 5 6 7 8 9 A B C D E F 00 1F 17 16 16 04 24 01 21 23 23 26 26 24 04 21 81 10 93 93 97 5F ХХ ХХ ХХ ХХ ХХ ХХ ХХ ХХ ХХ ХХ ХХ ХХ

Слайд 8

Структура микропрограммного автомата

Слайд 9

Пример практической схемы микропрограммного автомата на ПЗУ

Слайд 10

Пример микропрограммы Адрес 0 1 2 3 4 5 6 7 8 9 A B C D E F 00 11 22 33 44 55 66 77 88 99 AA BB CC DD EE FF 00 10 11 22 33 44 55 66 77 88 99 55 BB CC DD EE FF 00 20 10 21 32 43 54 65 76 87 98 A9 BA CB DC ED FE 0F 30 10 20 30 40 50 60 70 80 90 A0 B0 C0 D0 E0 F0 00

Слайд 11

Спроектированный микропрограммный автомат


Предварительный просмотр:


Подписи к слайдам:

Слайд 1

Применение счетчиков

Слайд 2

Управляемый делитель частоты на асинхронном счетчике

Слайд 3

Делитель частоты с коэффициентом деления, задаваемым входным кодом

Слайд 4

Формирователь пачки из восьми импульсов

Слайд 5

Измеритель длительности входного сигнала

Слайд 6

Измеритель частоты входного сигнала прямым методом

Слайд 7

Схема последовательного переключения выходных каналов

Слайд 8

Схема последовательного переключения входных каналов

Слайд 9

Схема динамической индикации на восьми индикаторах

Слайд 10

Схема таймера с чтением выходного кода

Слайд 11

Формирователь интервала заданной длительности

Слайд 12

Синхронные счетчики импульса и паузы для генератора прямоугольных импульсов

Слайд 13

Последовательное чтение выходного кода многокаскадного счетчика

Слайд 14

Последовательная запись в счетчики исходного состояния


Предварительный просмотр:


Подписи к слайдам:

Слайд 1

Минимизация логических функций

Слайд 2

Карты Карно Можно ли сократить СДНФ? Морис Карно Maurice Karnaugh 1953 Bell Labs Можно как и задачи по алгебре

Слайд 3

Карты Карно. 2 переменные. Представление функции Таблица Алгебраическое выражение График Карты Карно

Слайд 4

Карты Карно. 2 переменные. Для логических переменных все проще. I1 I0 Q 0 0 Q 0 1 Q 1 0 Q 1 1 Q

Слайд 5

Карты Карно. 2 переменные. I1 I0 Q 0 0 1 0 1 1 1 0 1 1 1 1 Выходное значение не зависит от входных переменных

Слайд 6

Карты Карно. 2 переменные. I1 I0 Q 0 0 1 0 1 1 1 0 0 1 1 0 Координата группы Если I1=0 , то Q =1 независимо от I0

Слайд 7

Карты Карно. 2 переменные. I1 I0 Q 0 0 1 0 1 1 1 0 1 1 1 0 Координата группы Если I1=0 , то Q =1 независимо от I0 Координата группы (2NAND ) Если I0=0 , то Q =1 независимо от I1

Слайд 8

Карты Карно. 2 переменные. I1 I0 Q 0 0 0 0 1 1 1 0 1 1 1 0 (XOR ) Это НЕ группа . Координату записать невозможно! Не упрощается.

Слайд 9

Карты Карно. 3 переменные. I2 I1 I0 Q 0 0 0 Q 0 0 1 Q 0 1 0 Q 0 1 1 Q 1 0 0 Q 1 0 1 Q 1 1 0 Q 1 1 1 Q Соседние клеточки отличаются только одной переменной

Слайд 10

Карты Карно. 3 переменные.

Слайд 11

Карты Карно. 3 переменные. В группе должно быть 2 n клеточек Группа должна быть компактной

Слайд 12

Карты Карно. 3 переменные.

Слайд 13

Карты Карно. 4 переменные. I3 I2 I1 I0 Q 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 ( ….. Соседние клеточки отличаются только одной переменной

Слайд 14

Карты Карно. 4 переменные.

Слайд 15

Карты Карно. 5 переменных.

Слайд 16

Карты Карно. 5 переменных. Программы

Слайд 17

Недоопределенные таблицы истинности. I3 I2 I1 I0 Q 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 Пример: на комбинаторный преобразователь подается двоично-десятичный код Двоично-десятичный код Таких входных слов быть не может Здесь 0 и 1 в зависимости от задачи Что написать здесь?

Слайд 18

Недоопределенные таблицы истинности. I3 I2 I1 I0 Q 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 X 1 0 1 1 X 1 1 0 0 X 1 1 0 1 X 1 1 1 0 X 1 1 1 1 X Пример: на комбинаторный преобразователь подается двоично-десятичный код Здесь 0 и 1 в зависимости от задачи X – безразличное состояние

Слайд 19

Недоопределенные таблицы истинности. X X X X X X X X X X X X 0 1 1 1 1 0 0 0 0 Пример: Что делать с X ? 0

Слайд 20

Недоопределенные таблицы истинности. 0 X X X X X X 0 1 1 1 1 0 0 0 0 Пример: Что делать с X ? 0 X X X X X X 0 1 1 1 1 0 0 0 0 0 0 1 1 1 1 Х заменить на 0 и 1


Предварительный просмотр:


Подписи к слайдам:

Слайд 1

Шифраторы и дешифраторы Encoders end Decoders 11

Слайд 2

Шифраторы

Слайд 3

Шифратор Более компактный код

Слайд 4

Шифратор Преобразование позиционного 8 - разрядного кода «один из множества» в 3х-разрядный двоичный код. Inputs D7 D6 D5 D4 D3 D2 D1 D0 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 Outputs Q2 Q1 Q0 1 1 1 1 1 0 1 0 1 1 0 0 0 1 1 0 1 0 0 0 1 0 0 0 1 1 1 1 1 1 1 1 ? ? ? Можно нажимать кнопки только по одной

Слайд 5

Шифратор Inputs D7 D6 D5 D4 D3 D2 D1 D0 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 Outputs Q2 Q1 Q0 1 1 1 1 1 0 1 0 1 1 0 0 0 1 1 0 1 0 0 0 1 0 0 0 1 1 1 1 1 1 1 1 X X X KP 1 1 1 1 1 1 1 1 0 Преобразование позиционного 8 - разрядного кода «один из множества» в 3х-разрядный двоичный код.

Слайд 6

Шифратор Кодовый преобразователь

Слайд 7

Шифратор Inputs Out D7 D6 D5 D4 D3 D2 D1 D0 Q2 Q1 Q0 KP 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 0 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 0 Преобразование позиционного 8 - разрядного кода «один из множества» в 3х-разрядный двоичный код.

Слайд 8

Шифратор Inputs Out D7 D6 D5 D4 D3 D2 D1 D0 Q2 Q1 Q0 KP 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 1 1 0 1 1 1 1 1 0 0 1 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 0 1 1 0 1 0 1 1 1 1 1 1 0 1 0 0 1 1 1 1 1 1 1 1 0 0 0 0 Преобразование позиционного 8 - разрядного кода «один из множества» в 3х-разрядный двоичный код.

Слайд 9

Шифратор Inputs Out D7 D6 D5 D4 D3 D2 D1 D0 Q2 Q1 Q0 KP 0 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 0 1 0 1 1 1 1 1 1 1 0 1 0 0 1 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 0 Преобразование позиционного 8 - разрядного кода «один из множества» в 3х-разрядный двоичный код.

Слайд 10

Шифратор Реализация в рамках диодно-резисторной логики Inputs Out D7 D6 D5 D4 D3 D2 D1 D0 Q2 Q1 Q0 - KP 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 0 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 0 КНФ

Слайд 11

Шифратор Реализация в рамках диодно-резисторной логики Inputs Out D7 D6 D5 D4 D3 D2 D1 D0 Q2 Q1 Q0 - KP 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 1 1 0 1 1 1 1 1 0 0 1 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 0 1 1 0 1 0 1 1 1 1 1 1 0 1 0 0 1 1 1 1 1 1 1 1 0 0 0 0

Слайд 12

Шифратор Реализация в рамках диодно-резисторной логики Inputs Out D7 D6 D5 D4 D3 D2 D1 D0 Q2 Q1 Q0 - KP 0 1 1 1 1 1 1 1 1 1 1 0 1 0 1 1 1 1 1 1 1 1 0 0 1 1 0 1 1 1 1 1 1 0 1 0 1 1 1 0 1 1 1 1 1 0 0 0 1 1 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 0 1 1 0 1 0 0 1 1 1 1 1 1 0 1 0 0 1 0 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1

Слайд 13

Приоритетный шифратор Priority Encoder (PRCD) Inputs Out D7 D6 D5 D4 D3 D2 D1 D0 Q2 Q1 Q0 - KP 0 1 1 1 1 1 1 1 1 1 1 0 1 0 1 1 1 1 1 1 1 1 0 0 1 1 0 1 1 1 1 1 1 0 1 0 1 1 1 0 1 1 1 1 1 0 0 0 1 1 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 0 1 1 0 1 0 0 1 1 1 1 1 1 0 1 0 0 1 0 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 Ранее мы строили шифратор в предположении, что будет нажиматься только одна кнопка. Что будет, если нажать сразу несколько кнопок?

Слайд 14

Приоритетный шифратор Priority Encoder (PRCD) Что будет, если нажать сразу несколько кнопок? В приоритетном шифраторе при нажатии одновременно нескольких кнопок на выходе будет код, соответствующий нажатой кнопке с самым большим номером. Inputs Out D7 D6 D5 D4 D3 D2 D1 D0 Q2 Q1 Q0 0 0 0 0 0 0 0 0 1 1 1 0 0 0 0 0 0 0 1 1 1 1 0 0 0 0 0 0 1 0 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 0 1 1 1 0 0 0 1 0 1 1 0 1 1 1 0 0 0 1 1 0 1 0 1 «0» - нажатие 7 7 7 7 5 5 5 256 строк

Слайд 15

Приоритетный шифратор Пример: 74148

Слайд 16

Дешифраторы

Слайд 17

Дешифраторы Дешифратор BCD кода в код семисегментного индикатора. BCD TO 7-SEGMENT DECODER/DRIVER 0 – горит 1 – не горит Ну, это мы уже проходили.

Слайд 18

Дешифраторы Дешифратор BCD кода в код семисегментного индикатора. BCD TO 7-SEGMENT DECODER/DRIVER Пример: 74 LS47 (514 ИД2)

Слайд 19

Дешифраторы Дешифратор двоично кода в позиционный код «один из множества» или просто Дешифратор . D2 D1 D0 - EN Q7 Q6 Q5 Q4 Q3 Q2 Q1 Q0 X X X 1 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 1 1 1 0 0 0 1 0 1 1 1 1 1 1 0 1 0 1 0 0 1 1 1 1 1 0 1 1 0 1 1 0 1 1 1 1 0 1 1 1 1 0 0 0 1 1 1 0 1 1 1 1 1 0 1 0 1 1 0 1 1 1 1 1 1 1 0 0 1 0 1 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 1 1 0 1 2 3 4 5 6 7 Выбор одного из множества

Слайд 20

Дешифраторы Дешифратор двоично кода в код позиционный код «один из множества» или просто Дешифратор. Выбор одного из множества Номер активного выхода в двоичном коде Разрешение. Если нет разрешения – все выходы пассивны.

Слайд 21

Дешифраторы Схемотехника D2 D1 D0 - EN Q0 X X X 1 1 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 0 1 1 0 0 0 1 1 0 1 0 1 1 1 0 0 1 1 1 1 0 1 0 1 2 3 4 5 6 7

Слайд 22

Дешифраторы Схемотехника

Слайд 23

Дешифраторы Схемотехника

Слайд 24

Дешифраторы Применение Управление шиной с третьим состоянием Шина с третьим состоянием Разделение доступа к шине по времени. Только один активный уровень

Слайд 25

Дешифраторы Применение Управление шиной с третьим состоянием Шина с третьим состоянием Разделение доступа к шине по времени. Адрес Адрес -CS D2 D1 D0 0 0 0 0 0 0 1 1 0 1 0 2

Слайд 26

Дешифраторы Применение: Динамическая индикация № знакоместа Цифра

Слайд 27

Дешифраторы Применение: Динамическая индикация № знакоместа Цифра

Слайд 28

Дешифраторы Применение: Динамическая индикация. Матрица светодиодов. Адрес светодиода -EN=0 горит -EN=1 не горит

Слайд 29

Дешифраторы Наращивание

Слайд 30

Дешифраторы Наращивание Простейший дешифратор 1 x2